Keresés

Új hozzászólás Aktív témák

  • shabbarulez

    őstag

    Az érdekes a cikkben hogy a benne szereplő specifikációk az előző tavaly őszi IDF-en bemutatott chipé. Az ISSCC-re egy újabb, tovább húzott chippel érkeznek. Idézet a konferencia napirendjéből:

    5.2 An 80-Tile 1.28TFLOPS Network-on-Chip in 65nm CMOS 2:00 PM

    S. Vangal1, J. Howard1, G. Ruhl1, S. Dighe1, H. Wilson1, J. Tschanz1, D. Finan1, P. Iyer2, A. Singh2, T. Jacob2, S. Jain2, S. Venkataraman2, Y. Hoskote1, N. Borkar1
    1Intel, Hillsboro, OR
    2Intel, Bangalore, India

    A 275mm2 network-on-chip architecture contains 80 tiles arranged as a 10×8 2D array
    of floating-point cores and packet-switched routers, operating at 4GHz. The 15-FO4
    design employs mesochronous clocking, fine-grained clock gating, dynamic sleep
    transistors, and body-bias techniques. The 65nm 100M transistor die is designed to
    achieve a peak performance of 1.0TFLOPS at 1V while dissipating 98W.

    Mellesleg ezt a 4Ghz-es infót már tavaly decemberben publikálták, sajtóhírek is voltak belőle így még furcsább hogy a régi IDF-es adatok szerepelnek.

Új hozzászólás Aktív témák